9ZML1252EKILF

Renesas Electronics
972-9ZML1252EKILF
9ZML1252EKILF

Fabricante:

Descripción:
Búfer de reloj 9ZML1252E DB1200ZL MUX DERIV LITE

Modelo ECAD:
Descargue Library Loader gratis para convertir este archivo para su herramienta ECAD. Conozca más sobre el modelo ECAD.

En existencias: 106

Existencias:
106 Se puede enviar inmediatamente
Plazo de entrega de fábrica:
12 Semanas Tiempo estimado de producción de fábrica para cantidades superiores a las que se muestran.
Las cantidades superiores a 106 estarán sujetas a requisitos mínimos de pedido.
Mínimo: 1   Múltiples: 1
Precio unitario:
$-.--
Precio ext.:
$-.--
Est. Tarifa:

Precio (USD)

Cantidad Precio unitario
Precio ext.
$10.39 $10.39
$9.02 $90.20
$8.67 $216.75
$7.77 $1,305.36
$7.72 $3,890.88

Atributo del producto Valor de atributo Seleccionar atributo
Renesas Electronics
Categoría de producto: Búfer de reloj
RoHS:  
12 Output
3.6 ns
HCSL
VFQFPN-72
Differential
400 MHz
3.135 V
3.465 V
9ZML1252E
- 40 C
+ 85 C
Marca: Renesas Electronics
Ciclo de tarea - Máximo: 55 %
Sensibles a la humedad: Yes
Estilo de montaje: SMD/SMT
Corriente de suministro operativa: 22 mA
Empaquetado: Tray
Producto: Clock Buffers
Tipo de producto: Clock Buffers
Cantidad de empaque de fábrica: 168
Subcategoría: Clock & Timer ICs
Tipo: Low Phase Noise
Peso de la unidad: 3.810 g
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla de verificación
Seleccione al menos una de las casillas de verificación anteriores para mostrar productos similares en esta categoría.
Atributos seleccionados: 0

Esta funcionalidad requiere que JavaScript esté habilitado.

MXHTS:
8542399901
CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542390090
ECCN:
EAR99

9ZML12x2E Clock Buffers

Renesas Electronics 9ZML12x2E Clock Buffers are second-generation 2-input/12-output differential MUX for Intel Purley and newer platforms. These clock buffers exceed the demanding DB1200ZL performance specifications and are backward compatible with the 9ZML1232B clock buffer. The 9ZML12x2E buffers utilize low-power, High-speed Current Steering Logic (HCSL) compatible outputs to reduce power consumption and termination resistors. Features include nine selectable SMBus addresses, Phase-Locked-Loop (PLL) or bypass mode, spread spectrum compatibility, and SMBus interface. These clock buffers provide two configurable low-drift I2O settings, one for each input channel, allowing I2O tuning for various topologies. Typical applications include servers, storage, networking, and PCI-Express Gen1–4 or QPI/UPI applications.